Cadence Skill 论坛

 找回密码
 立即注册

QQ登录

只需一步,快速开始

搜索
查看: 25751|回复: 9

allegro原件pin对齐问题

[复制链接]
发表于 2013-7-8 16:52:59 | 显示全部楼层 |阅读模式
allegro原allegro原件pin对齐问题,chip 元件容易对齐,但chip元件和 IC pin比较难对齐,相见附图,请帮忙
allegro元件pin对齐问题.jpg
发表于 2013-7-9 15:13:37 | 显示全部楼层
我不懂布局布线,我认为楼主可以考虑ratsnests的方法,即使这个焊盘可能会串很多飞线,但在选择当前一段飞线时,访问的数据也只是当前飞线所串的两个pin,
ex.
A = ashone("ratsnests")   length(A->pins) => 2   那么两个pins的坐标差也就得到了。
如果你喜欢,你可以点选两个pins获得坐标差,我认为实现起来稍微麻烦一点。
 楼主| 发表于 2013-7-9 18:53:18 | 显示全部楼层
明白上楼的意思,我的意思是在布局时,可以快速调整,不要量测
发表于 2013-7-9 21:04:34 | 显示全部楼层
我的意思就是align symbols啊 知道坐标差了就可以按照pins去对齐器件了啊
 楼主| 发表于 2013-7-10 08:10:06 | 显示全部楼层
我的意思是可不可以开发一个skill,先选择一个pin的中心,再选择一种对齐方式,再对齐两个pin,谢谢
发表于 2013-10-6 19:09:47 | 显示全部楼层
应该有这样的skill了
发表于 2013-10-11 15:21:51 | 显示全部楼层
有skill可以跑的
发表于 2015-8-11 14:38:24 | 显示全部楼层
也遇到相同问题了,不好对齐
发表于 2016-10-19 11:58:12 | 显示全部楼层
楼主解决的怎么样,求共享
您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

Archiver|手机版|网站地图|Cadence Skill 论坛 ( 蜀ICP备13024417号 )

GMT+8, 2024-5-18 06:23 , Processed in 0.147904 second(s), 17 queries .

Powered by Discuz! X3.4

© 2001-2017 Comsenz Inc.

快速回复 返回顶部 返回列表